Free考研资料 - 免费考研论坛

 找回密码
 注册
打印 上一主题 下一主题

【详细版】2010复旦大学研究生入学考试881电子线路及集成电路设计试题

[复制链接]
跳转到指定楼层
楼主
snowkey 发表于 10-1-28 09:19:15 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
一、模拟电路部分

1、两个放大电路,判断工作状态(比书上的同类题简单)

2、共射电路,阻容耦合方式,很典型的那种:(1)求中频增益(2)求上下截止频率fH和fL(3)电容Ce开路,对中频增益和带宽有啥影响,定性说明

3、集成运放,输入级:单端输出的差放;中间级:共射(带射级负反馈,且被电容旁路);输出级:互补输出级。输出到输入反相端的反馈接的是常见的电压串联负反馈,但仅限交流(接了电容C再接地的):(1)判断反馈组态并求增益(2)电容C的用途(3)求输出功率

二、数字电路部分

1、A1A2,B1B2两个2位二进制数,当A1A2>B1B2时输出为1,分别按照下述要求实现之:(1)门电路(2)两片3-8译码器和门电路(3)两个全加器和附加门电路

2、(1)用D触发器,JK触发器和SR触发器构成移位寄存器(2)给出三个T触发器,设计一个可自启动的扭环计数器

3、当输入信号X出现上升沿和下降沿时输出Y为1,用D触发器同步时序电路实现

三、集成电路设计部分

1、 (1)全定制和门单元设计门ASIC的方法和各自特点

      (2)比较差动放大器和单端共源放大器各自优缺点

2、一个CMOS反相器,(NMOS源端接了一个1V电压源再接地)(1)Vm=2V,求输出摆幅(2)Vm=2V,已知PMOS尺寸比求NMOS尺寸比(0.25um工艺,应该用带速度饱和的公式)(3)信号频率100MHz,Cl=10pF,求动态功耗

3、CMOS差动运放,输入是共源共栅(但在输入两管栅端接了个电阻),负载时二级管连接的POMS器件:(1)画出VOUT随VIN1和VIN2变化曲线图(2)若VIN1=VIN2,且从0~VDD,画出输出曲线图(3)半边电路求输出增益(没说是否忽略或不忽略沟道调制效应和体效应)
沙发
maimai88 发表于 12-10-28 14:55:24 | 只看该作者
看看了,好像不大一样啊
板凳
klspa4xq 发表于 13-5-26 17:32:01 | 只看该作者
谢谢哦,再次感谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

联系我们|Free考研资料 ( 苏ICP备05011575号 )

GMT+8, 24-11-29 17:33 , Processed in 0.117012 second(s), 12 queries , Gzip On, Xcache On.

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表