Free考研资料 - 免费考研论坛

 找回密码
 注册
打印 上一主题 下一主题

考中科院信号与系统的请进。。。。

[复制链接]
21#
iouiwc 发表于 09-10-17 23:18:34 | 只看该作者
顶起 拜托了
22#
WJWLSWT 发表于 09-10-20 19:53:37 | 只看该作者

给我也发一份

邮箱oushinan666@126.com.大恩不言谢
23#
06050167 发表于 09-10-21 19:04:55 | 只看该作者

谢谢

bubai_zhishi@163.com谢谢!好人哈
24#
ronaldxi 发表于 09-10-22 00:21:14 | 只看该作者
我的邮箱dushao1@163.com
25#
ronaldxi 发表于 09-10-22 00:21:49 | 只看该作者
谢谢了你了楼主
26#
xiaomaoge1 发表于 09-10-22 10:22:56 | 只看该作者

回复 #1 200527159159 的帖子

我考的是874信号与系统A  有什么区别吗 给我也发一份吧 谢谢dmc870312@126.com
27#
liuzhifeng 发表于 09-10-24 14:30:40 | 只看该作者
能给我一份吗 不胜感激!!!
28#
liuzhifeng 发表于 09-10-24 14:30:59 | 只看该作者
29#
zhangqingjun 发表于 09-10-24 21:25:42 | 只看该作者

xiexie

谢谢发给我一份zhangqingjun1218@163.com
30#
xidianwangke 发表于 09-11-7 15:36:17 | 只看该作者

回复 #5 jj498245961 的帖子

集成电路的发展前景:至今一直遵循着Intel创始人提出来的摩尔定律“集成度每l8个月翻一番”。集成电路的设计尺寸不断减少,集成度不断提高,成本不断降低、稳定性不断提高。但是随着集成电路的特征尺寸逐渐逼近半导体硅的物理极限,也有人怀疑摩尔定律快走到了尽头。还有低功耗设计的要求、工作频率的提高、连线对时序的影响、系统设计工具的不完善、新工艺制造成本的提高、产品上市时间的要求⋯ ⋯ 这些都对集成电路设计提出了新的挑战。在面对这些问题的同时,经过很多设计人员的不懈努力,也得到了很多解决问题的方法和方向。在深亚米设计中,连线的时延超过了门时延,利用物理综合技术,可以更准确的反映节点走线长度。随着IP资源库的建设而不断完善的IP复用技术有效的提高了集成电路设计的产能,缩短了设计周期,提供功能更好、速度更快、成本更低廉的集成电路产品。FPGA动态可重构技术的提出,将有可能利用更少的资源来实现系统的功能,这项技术的光明前景吸引着很多开发人员的投入。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

联系我们|Free考研资料 ( 苏ICP备05011575号 )

GMT+8, 24-11-23 15:12 , Processed in 0.084314 second(s), 10 queries , Gzip On, Xcache On.

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表